#### Guia de Ejercicios - Procesador

1. ¿Cómo funciona el ciclo de trabajo búsqueda - decodificación - ejecución?

Este ciclo se repite continuamente de una instrucción a la siguiente secuencia

## Busqueda:

- En esta etapa, la CPU obtiene la sigui ente instrucción desde la memoria. La dirección de memoria de la proxima Instrucción se obtiene desde el contador de programa (PC, program Counter).

- La instrucción se extrae de la memoria y se carga en el registro de instrucción de la CPU

## Decodificacion:

- Una vez que la instrucción esta en el registro de instrucción la CPU la decodifica.

  Esto implica interpretor la instrucción y de terminar la operación que debe realizorse, as: como identificor las operaciones involucradas.
- La de rodificación tombién puede involucror la determinación del tipo de instrucción, la identificación de Resistros o direcciones de Momona

# Ejecución: -> LA ALU es quien devuelve un resultado por un bus interno

- En esta etapa, la CPU realiza la operación especificada por la instrucción Puede implicor operaciónis aritmeticas, logicos, transferencia de dates jete.
- Les resultours de la ejecución se almarenan en registros específicos o en la memoría, segun sea vece sur la

## 2. Indicar 5 características de los procesadores CISC.

- Pocos Registros de Procesador (Especializados)
- Muchos Instrucciones pora trabajor con Memoria
- Micro Arcquitectura en softwore / Hordware Compleja
- Instructions Complexas (Mas de un oldo Relos)
- Varios Modos de Mrealonamiento
- Muches tipes de natos
- Muchos Formotos or Instruction (Variables o Hibrides)
- Orientodo ol Itardwaie, Compiladores relativomente simples

Indicar 5 características de los procesadores RISC. - Muches Registros de Procesador de uso General - Set de Instructiones pequenus Acceso a la Momolla a través del LOAD/STORE - Micro ar quitecture on Hardwore simple - Instructiones simples (Un ciclo Reloj) - Poccs Modos de Pireccionam en to - Poccs etipes de Dotos - Poces Formates de Instrucción (Files) - Orientado al Sojetwoic, compiladores relativomente Complejes Mencionar los nombres de 3 procesadores CISC y 3 RISC. CISC Intel x86 (hosla IA-32) Intel 64 - IBM MoinFrames - Motorola 681 -SPARC R15 H -> - MIRS - ARM Intel I tanium (IA-64) 5. Los dos programas siguientes hacen lo mismo. Indicar cuál tarda menos si el promedio de ciclos de máquina por instrucción de este procesador RISC es de 1,2 y CPI (RISC) = 1,2 el del CISC es 1,5. CPI (CISC) = 1.5 RISC **RISC** .org 100h .code ;Indica que los siguientes @ Indica que los siguientes .text ;ítems en memoria son @ ítems en memoria son :instrucciones @ instrucciones start: start: 6 instrucciones :Carga el número 15 en al mov al.15h mov r0, #15 @ Carga el número 15 en r0 6 instrucciones ;Carga el número 20 en ah mov ah.20h \_ mov r1, #20 @ Carga el número 20 en r1 el restu - call func :Llamado a subrutina el rosto bl func @ Llamado a subrutina ;Fin de programa - swi 0x11 @ Fin de programa Son func PROC :Subrutina @ Subrutina func: add al, ah :AL = AL + AHDirectivas r0, r0, r1 directivers add @ r0 = r0 + r1- ret :Retorno de la subrutina @ Retornar desde subrutina mov pc, Ir func ENDP ;Fin de la subrutina .end @ Marcar fin de archivo end ;Fin de programa Completar la siguiente tabla sin incluir las directivas:

| RISC                      |                                                         | CISC                         |                                                         |  |
|---------------------------|---------------------------------------------------------|------------------------------|---------------------------------------------------------|--|
| N número de instrucciones | CPI promedio de ciclos<br>de máquina por<br>instrucción | N número de<br>instrucciones | CPI promedio de<br>ciclos de máquina por<br>instrucción |  |
| 6                         | 1.2                                                     | 6                            | 1.5                                                     |  |

## b. Comparar NRISC . CPIRISC con NCISC . CPICISC

Las NRISC y CPRISC tardon menos que los NCISCY CPICISC

6. El tiempo de ejecución de un programa en alto nivel es T = N x CPI / fck. En esta expresión N es la cantidad de instrucciones ejecutadas, CPI es el número de ciclos de máquina promedio por instrucción y fck es la frecuencia de reloj del procesador.

El mismo programa se ejecuta en una máquina CISC y en una RISC con un promedio de ciclos de máquina por instrucción del procesador RISC de 1,2 y de 1,5 en el procesador CISC.

- a. Si las dos máquinas tardan lo mismo en ejecutar el programa y la frecuencia de reloj es la misma en ambos procesadores, ¿qué porcentaje de instrucciones NRISC representa NCISC?
- b. ¿Qué porcentaje de instrucciones NRISC representa NCISC si la frecuencia de reloj del procesador RISC es 12% mayor a la frecuencia de reloj del procesador CISC y tardan lo mismo en ejecutar el programa?

b. ¿Qué porcentaje de instrucciones NRISC representa NCISC si la frecuencia de reloj del procesador RISC es 12% mayor a la frecuencia de reloj del procesador CISC y tardan lo mismo en ejecutar el programa?



7. Un programa de prueba se está ejecutando en un procesador de 40 MHz. El código objeto consta de 100.000 instrucciones, con el siguiente conjunto de instrucciones y ciclo de reloj:

| Tipo de Instrucción  | Contador de instrucciones | Ciclo de reloj |  |
|----------------------|---------------------------|----------------|--|
| Aritméticos enteros  | 45.000                    | 1              |  |
| Datos transferidos   | 32.000                    | 2              |  |
| Punto flotante       | 15.000                    | 2              |  |
| Control transferidos | 8.000                     | 2              |  |

Determinar el CPI efectivo, la velocidad en MIPS, y el tiempo de ejecución para este programa.



- a. Explicar el concepto de pipelining.
- b. ¿Qué representa el número 4 marcado en rojo en la figura?
- c. Indicar todo lo que ocurre durante el tiempo 6.

 $\alpha$ 



#### Guia de Elercicios - Memoria

унентногна

 ¿Cómo se llama, en una memoria, el tiempo que transcurre desde que se aplica una dirección en la entrada, hasta que el dato almacenado se tiene en la salida?

Este tiempo se lo conoce como Tiempo de Acceso (Access Time)

Es el lapso que transcurre desde que se envia una solicitud

de lectura / escritura a la memoria hosta que el dato esta

disponible en la salida o ha sido al macenado.

2. Clasificar los siguientes niveles de memoria según su capacidad, tiempo de acceso y costo con 1 para la de mayor capacidad y 5 para la de menor, 1 para la de menor tiempo de acceso y 5 para la de mayor, 1 para la de menor precio y 5 la de mayor

|                               | Registro | Cache | Principal | Unidades<br>de disco | Cinta<br>magnética |
|-------------------------------|----------|-------|-----------|----------------------|--------------------|
| Capacidad                     | S        | ч     | 3         | 2                    | 1                  |
| Tiempo de acceso              | 1        | 2     | 3         | 4                    | 5                  |
| Velocidad de<br>transferencia | 1        | 2     | 3         | 4                    | S                  |
|                               |          |       |           |                      |                    |

Capacidad: 1 (Mayor), 5 (Menor)

Tiempo de Acceso S (Mover), 1 (Menor)

volverbach or Transferrencia: 5(Mayor); 1(Menor)

Costo-Predio: S (Moyor): 1 (Menor)

Registros. Son las memorias mas rapidas, de monor cupacidad y mas cara (por bit), directamente dentro del procesador

Cache: Mas Lanta y de Mayor capacido d que los Ropistros, pero mucho mas papida y pequeña que la memoria Principal.

Memoria Principal (RAM): Es la Memorio de trabajo del Sistema, más lonta y de mayor capacidad que la cache, pero más rapida que el almacenamiento Secundario

Unided de Disco (HDD/SSD): Alma cenamiento Se condaiso, mo cho mas lonto pero con mayor capacidad y menor costo que la principal

Cinta Mognetica: Almaconamiento terriario a de Archivo, el más lento, de mayor capacidad y el mas borato por bit.

- 3. Dado un circuito integrado de memoria ROM de 512 x 4 indicar:
  - a. Cuántas entradas de dirección tiene
  - b. Cuántas entradas/salidas de datos tiene
  - c. Cuántas palabras y de qué tamaño almacena



- 4. Considere la parte del procesador y la RAM del sistema que se muestra a continuación
  - a. ¿Cuántas palabras contiene la RAM y con qué longitud de bits?
  - b. Para escribir en la RAM, las entradas de dirección A0 a A11 deben estar activadas, entonces , el selector de módulo de memoria MS debe estar habilitado. ¿La habilitación debería lograrse con un "1" o un "0"?
  - c. Al mismo tiempo, la única entrada lectura R y escritura W se mantiene a un nivel constante; ¿este nivel debería ser un nivel ALTO o un nivel BAJO?.
  - d. ¿La habilitación de salida OE debe estar en ALTO o BAJO?
  - e. ¿ I/O0 a I/O7 son entradas o salidas para la operación?
  - f. ¿Qué líneas constituyen el bus de control en la figura?



- 5. ¿Cuál es la diferencia entre una memoria volátil y una perenne o no volátil?
- Una memoria Volatil es aquella que pierde su contenido (los datos almaconados) cuondo se interrumpe el suministro de energia Electrica. (Por ejemplo Apagor la computado a ). La RAM es un ejemplo perfecto.
- Una memoria perenne o NO Vototil es aquella que retiene su contenido (los dotos almacenados) incluso cuando se interrumpe el suministro de energía Electrica Esemplos: ROM PROM EPROM y Flash son esemplos or Momorias No volatiles.
- Para las siguientes memorias indicar el significado de las siglas, las características que derivan de su nombre y si es volátil o no volátil: RAM, ROM, PROM, EPROM, EEPROM, FLASH

## -RAM (Random Access Memory - Memorio de Acceso Alea toi:0)

\* Características: Permite el Acceso Directo (Aleatorio) a cualquier celda de memoria en el mismo tiempo, sin importor so unicación. Es la memoria principal del sistema, es rapida pero suele costor mas ave el almacena miento secundario

### litolov \*

- ROM (Read Only Memory Memoria de Solo Lectura)
  - \*Caracteristicas: Su contenido ze graba durante la Fabilicación y mo puede son Modificado por el usuario durante la operación mormal Se usa para almacenar firmware o 13105.
  - (x) NO Jolatil
- PROM ( Programoble Only Memory
  - \* Caracteristica: Es una ROM que puede ser programada una sola vez por el usuario (o Fabricante) una vez programada, su contenido es permanente
  - \* No\_ Volutil
- EPROM (Erasable Progrumable Read Only Memory)
  Memoria de Sdo Lectura programable Borrable
  - E) Coracteristico: Se puede programar, y su contenido puede borrarse exponiendola a luz ultravioleta a trovés de una ventano en su encopsolado. Una vez borrada puedo sor reprogramada
  - 11tolov ON &

EEPROM (Electrically Erasable Programable Rood Only Mcmory)
Monoria de Solu Lectura Programable Borrable

\* Coracteristico: Similar a la EPROM, pero su contenido puede borrorse y reprogramorse electricamente, sin necesidad de luz ultravioleta. Esto permite la reescritura en el circuito. No - Volatil FLASH (Es un tipo de EEPROM tombién llowada Flosh CFPROM) \* Corocteristica: Permite Borron y reproprumor Bloques enterus de Momoria (a diferencia de EEPROM que borra byte por byte) Es muy utilizado en unidados de estado salida, mamarios usos torsetes SD, etc., por su olta donsidad de Almace namitato y relocidad \* No Jolatil 7. Diseñar un banco de memoria RAM de 1 GByte. Se dispone de un circuito integrado de 512 M palabras de 4 bits y dos de 256 M palabras de 4 bits. Se pide: a. Indicar cuántos y cuáles circuitos integrados se van a usar. b. Armar un mapa de memoria en el que se vea la primera dirección y la última para cada circuito integrado. c. Decodificar los selectores de integrado (Chip Select). d. Dibujar el circuito. = 2 30 ....> A 29 16B = 1024MByte ... > 1024 MByte = SIZMByte + 2× 256 MByte RAM 512 MByte5 ..... 29 x 270 = 29 .... A28 - ... 256 MByte5 - 28 x 270 = 278 .... A27 .... 256 MByte - 28 x 270 = 278 .... A27 .... -..> A28 - ~-( ) IC1 AΟ ICZ Ic3 Se usoren 3 circuites integrados 1 de SIZ MBY de 256 MByte. 7  $\langle \rho \rangle$ A28 AZH A29 AZII A26 A25 A O 1º IC1 0 O  $\mathcal{O}$ 0 Ö  $\bigcirc$ Q ٦ IC1 Omit() 0  $\bigcirc$  $\circ$ 1º IC?  $\bigcirc$  $\circ$ 0 Q () Himo IC2 Ф 1º IC 3 0  $\circ$ 0 0 0

Ultimo IC3

Electricamonte



8. Diseñar un banco de memoria RAM de 768 MBytes y 256 Bytes de ROM. Para la memoria RAM se dispone de dos circuitos integrados de 256 Mbytes y dos de 128 MBytes. Para la memoria ROM se dispone de un circuito integrado de 128 MBytes, uno de 64 MBytes y dos de 32 Mbytes. Se pide: a. Indicar cuántos y cuáles circuitos integrados se van a usar. b. Armar un mapa de memoria en el que se vea la primera dirección y la última para cada circuito integrado. c. Decodificar los selectores de integrado (Chip Select). d. Dibujar el circuito. a) RMM 768 MBytes 2x256 + 2x128 = 512 + 256 = 768 MBytes ICI IC2 103 J(4 256 MBV +05 ROM ICS 128 MBytes = 27 x 2°0 = 2° .... > AO nostu IC6 64 MBytes = 2° x 2°0 = 2°6 ... > AO nostu IC7 32 MBytes = 2° x 2°0 = 2°5 ... > AO nostu IC8 32 MBytes = 2° x 2°0 = 2°5 ... > AO nostu b) 768 +256 = 1024 MByte = 16Byte = 230 ... > AO hosta AZ9 A 26 A28 A27 A 25 A24 ΑO A29 1 gir ge -> IC1 0 O G Q 0 0 Q ultima dir IC1 0 0 1' dir -> IC2 0 0 0 0 Ultima dir = IC2 ١ 1º dir -> IC3 0 ١ Q 0 0 1 0 O Ultima dir-5703 ١ 1° dir -> ICU O  $\circ$ 0 Q 1 Ultima dir->ICU 1 Ä Ö 10 dir > ICS  $\Diamond$ 0 0 Ф 1 1 0 UHIMG ICS 1 1 1 ١  $\circ$ 



